AS4C128M32MD2A-18BIN

Alliance Memory
913-4C12832MD2A18BIN
AS4C128M32MD2A-18BIN

メーカ:

詳細:
DRAM LPDDR2, 4G,128M X 32, 1.2V, 134 BALL BGA, 533 MHZ, Industrial TEMP - Tray

ライフサイクル:
製造中止
ECADモデル:
無料のライブラリローダーをダウンロードし、お使いのECADツール用にこのファイルを変換してください。ECADモデルの詳細について
マウサーは現在お客様の地域でこの製品を販売しておりません。

在庫状況

在庫:

製品属性 属性値 属性の選択
Alliance Memory
製品カテゴリー: DRAM
配送制限
 マウサーは現在お客様の地域でこの製品を販売しておりません。
RoHS:  
SDRAM Mobile - LPDDR2
4 Gbit
32 bit
533 MHz
FBGA-134
128 M x 32
18 ns
1.14 V
1.95 V
- 40 C
+ 85 C
AS4C128M32MD2A-18
Tray
ブランド: Alliance Memory
水分感度: Yes
取り付け様式: SMD/SMT
製品タイプ: DRAM
工場パックの数量: 171
サブカテゴリ: Memory & Data Storage
供給電流 - 最大: 130 mA
単位重量: 36.420 g
製品が見つかりました:
類似製品を表示するには、チェックボックスを1つ以上選択します
このカテゴリーの類似製品を表示するには、上記のチェックボックスを1つ以上選択してください。
選択した属性: 0

CNHTS:
8542329000
CAHTS:
8542320020
USHTS:
8542320036
MXHTS:
8542320201
ECCN:
EAR99

DDR2 SDRAM

Alliance Memory DDR2 SDRAM is designed to comply with DDR2 SDRAM key features. Features such as posted CAS# with additive latency, Write latency=Read latency -1, and On-Die Termination (ODT). All of the control and address inputs are synchronized with a pair of externally supplied differential clocks. Inputs are latched at the cross point of differential clocks (CK rising and CK# falling). All I/Os are synchronized with a pair of bidirectional strobes (DQS and DQS#) in a source synchronous fashion. The address bus is used to convey row, column, and bank address information in RAS #, CAS# multiplexing style.