ISLA112P50IRZ

Renesas / Intersil
968-ISLA112P50IRZ
ISLA112P50IRZ

メーカ:

詳細:
アナログ・デジタルコンバータ - ADC 12-BIT 500MSPS SINGL W/INTEGRTD INTERLEA

ECADモデル:
無料のライブラリローダーをダウンロードし、お使いのECADツール用にこのファイルを変換してください。ECADモデルの詳細について
この製品をアメリカから配送するには、追加の書類が必要になることがあります。

在庫: 10

在庫:
10 すぐに出荷可能
工場リードタイム:
18 週間 表示されている時間を超える工場生産予定時間。
この製品はリードタイムが長いと報告されています。
最小: 1   倍数: 1
ユニット価格:
¥-
合計 額:
¥-
EST関税:
この製品は配送無料

価格 (JPY)

数量 ユニット価格
合計 額
¥46,553.6 ¥46,554

製品属性 属性値 属性の選択
Renesas Electronics
製品カテゴリー: アナログ・デジタルコンバータ - ADC
配送制限
 この製品をアメリカから配送するには、追加の書類が必要になることがあります。
RoHS:  
ISLA112P50
SMD/SMT
QFN-72
12 bit
1 Channel
SPI
250 MS/s
Differential
Pipeline
1.7 V to 1.9 V
1.7 V to 1.9 V
65.9 dB
- 40 C
+ 85 C
Tray
ブランド: Renesas / Intersil
組立国: Not Available
拡散国: Not Available
原産国: TH
DNL - 微分非直線性 : +/- 0.3 LSB
ENOB - 有効ビット数: 10.65 bit
FPBW - フルパワー帯域幅: 1.15 GHz
ゲイン エラー: 2 %
INL - 積分非直線性: +/- 0.8 LSB
水分感度: Yes
コンバータ数: 1 Converter
出力タイプ: CMOS, LVDS
Pd - 電力損失: 504 mW
消費電力: 455 mW
製品タイプ: ADCs - Analog to Digital Converters
リファレンス タイプ: Internal
基準電圧: 1.25 V
SFDR - スプリアスフリー・ダイナミックレンジ: 86 dB
シャットダウン: No Shutdown
SINAD - 信号対雑音+歪み比: 65.9 dB
工場パックの数量: 1
サブカテゴリ: Data Converter ICs
供給電圧 - 最大: 1.8 V
供給電圧 - 最小: 1.8 V
タイプ: 500MS/S analog to Digital Converter
単位重量: 242 mg
製品が見つかりました:
類似製品を表示するには、チェックボックスを1つ以上選択します
このカテゴリーの類似製品を表示するには、上記のチェックボックスを1つ以上選択してください。
選択した属性: 0

この機能はJavaScriptを有効にすることが必要です。

JPHTS:
854239099
CNHTS:
8542319090
CAHTS:
8542390000
USHTS:
8542390030
TARIC:
8542399000
MXHTS:
8542399999
ECCN:
3A001.a.5.a.3

ISLA112P50 / ISLA214P50 500MSPS FemtoCharge™ ADCs

Renesas / Intersil ISLA112P50 and ISLA214P50 are 12-bit and 14-bit 500MSPS analog-to-digital converters designed with Intersil's proprietary FemtoCharge™ technology on a standard CMOS process. FemtoCharge is a charge-domain signal processing technology that drastically reduces the power consumption over traditional voltage-domain design techniques. These Renesas / Intersil devices utilize two time-interleaved 250MSPS unit ADCs to achieve the ultimate sample rate of 500MSPS. A single 500MHz conversion clock is presented to the converter, and all interleave clocking is managed internally. The proprietary Renesas / Intersil Interleave Engine performs automatic correction of offset, gain, and sample time mismatches between the unit ADCs to optimize performance. An SPI port on these devices allows for extensive configurability of the ADC. The SPI also controls the interleave correction circuitry, allowing the system to issue continuous calibration commands and configure many dynamic parameters. Digital output data is presented in selectable LVDS or CMOS formats.