Analog Devices Inc. AD7768 24ビットADC
Analog Devices AD7768 8/4チャンネル、24ビット・シグマデルタ(Σ⊿)ADCには、シグマデルタ・モジュレータとデジタル・フィルタがチャンネル毎に搭載されており、AC信号とDC信号の同期サンプリングを実現しています。AD7768 ADCには、チャンネルあたり最大256kSPS ADCの出力データが備わっています。AD7768 ADCは、最大110.8kHz入力帯域幅で108dBのダイナミックレンジを達成しています。性能定格(typical)には、±2ppmの積分非直線性(INL)、±50µVのオフセットエラー、±30ppmのゲインエラー、−120dBの全高調波歪み(THD)があります。設計者は、ノイズ性能と消費電力を最適化するために、AD7768の高速、中央値、エコ電力モードから選択できます。3電力モードのオプションを備えたAD7768 ADCは、低電力DCおよび高性能AC測定モジュールを対象とした再利用可能なプラットフォームを実現しています。
AD7768 ADCには、拡張デジタルフィルタリング機能、sinc5フィルタを介したシンク応答、低帯域幅向け低レイテンシパス、低ノイズ測定機能も備わっています。
特徴
- 高精度ac/dc性能
8チャンネル同時サンプリング
チャンネルあたり256kSPS ADC出力データレート
108dBダイナミックレンジ
110.8kHz入力帯域幅(BW)(−3dB帯域幅)
−120dB標準全高調波歪み(THD)
±2ppmフルスケール範囲(FSR)積分非直線性(INL)、±50μVオフセット誤差、±30ppmゲインエラー
最適化された電力損失対ノイズ対入力帯域幅
選択可能な電力、速度、入力帯域幅
高速: 最高速度; 110.8kHz BW、チャンネルあたり51.5mW
中速: 半分の速度、55.4kHz BW、チャンネルあたり27.5mW
エコ: 最低消費電力、13.8kHz BW、チャンネルあたり9.375mW
入力帯域幅範囲: dc~110.8kHz
プログラマブル入力帯域幅/サンプリング速度
データインターフェイスでの巡回冗長検査(CRC)エラーチェック
デイジーチェーン接続
線形位相デジタルフィルタ
低レイテンシsinc5フィルタ
広帯域ブリックウォールフィルタ: 102.4kHzまで±0.005dBリップル - アナログ入力事前充電バッファ
電源
AVDD1 = 5V、AVDD2 = 2.25V~5V
IOVDD = 2.5V~3.3VまたはIOVDD = 1.8V
64リードLQFPパッケージ(パッドなし)
温度範囲: −40°C~+105°C
アプリケーション
- データ収集システム: USB/PXI/イーサネット
- 計測および産業用制御ループ
- オーディオテストおよび測定
- 振動やアセット状況の監視
- 3相電力品質分析
- ソナー
- 高精度医療EEG/EMG/ECG
ブロック図
技術記事
-
Precision data acquisition for Seismology and Energy Exploration
This article discusses how to design a low noise and low power DAQ solution for seismology and energy exploration.
Learn More - Understanding the Fundamentals of Earthquake Signal Sensing Networks
Modern, low cost MEMs based ground sensing technology is now capable of measurements that are on par with traditional instruments. Using the wide range of Analog Devices products, a sensing device can be implemented to cater different seismic sensing applications.
Learn More -
Condition-Based Monitoring: The Wearable for Machine Health
Condition-based monitoring (CbM) is the Industry 4.0 equivalent of wearable fitness devices. With the explosion of connectivity comes the opportunity to observe the physical world like never before and to see physical processes in action, in real time, in fine detail. Reduce unplanned downtime by understanding the aging process of equipment and machines.
Learn More -
Sigma-Delta ADC Clocking—More Than Jitter
One of the key benefits of modern SAR and Σ-Δ analog-to-digital converters (ADCs) is that they are designed with ease of use in mind. A single reference design to be used and recycled for multiple generations and across a great variety of applications. In the rush to reuse and complete designs, precision performance is often sacrificed. One of the primary oversights and areas of neglect is in clocking. In this article, we will discuss the importance of the clock and offer guidance on proper designs for high performance converters.
Learn More
