Analog Devices Inc. AD9652 16 ビット アナログ・デジタル コンバータ (ADC)
アナログ・デバイセズの16ビットA/Dコンバーター(ADC)AD9652は、最大310MSPSのサンプリング速度を持つデュアルADCです。この製品は、広い入力周波数範囲(最大465MHz)にわたって非常に広いダイナミックレンジが求められる、要求の厳しい高速信号処理アプリケーション用に設計されています。非常に優れたノイズ フロア性能(-157.6dBFS)と大信号スプリアスフリー ダイナミック レンジ(SFDR)性能(標準85dBFS超)により、大信号の存在する環境で微弱な信号を分離することができます。デュアルADCコアは複数段パイプライン アーキテクチャを採用しており、出力誤差補正ロジックを内蔵しています。高性能のオンチップ バッファーと内蔵電圧リファレンスによって、ADCの優れた性能を維持しながら、外部駆動回路との接続が容易にできます。特徴
- High dynamic range
- SNR = 75.0dBFS at 70MHz (AIN = −1dBFS)
- SFDR = 87dBc at 70MHz (AIN = −1dBFS)
- Noise spectral density (NSD) = −156.7dBFS/Hz input noise at −1dBFS at 70MHz
- NSD = −157.6dBFS/Hz for small signal at −7dBFS at 70MHz
- 90dB channel isolation/crosstalk
- On-chip dithering (improves small signal linearity)
- Excellent IF sampling performance
- SNR = 73.7dBFS at 170MHz (AIN = −1dBFS)
- SFDR = 85dBc at 170MHz (AIN = −1dBFS)
- Full power bandwidth of 465MHz
- On-chip 3.3V buffer
- Programmable input span of 2V p-p to 2.5V p-p (default)
- Differential clock input receiver with 1, 2, 4, and 8 integer inputs (clock divider input accepts up to 1.24GHz)
- Internal ADC clock duty cycle stabilizer
- SYNC input allows multichip synchronization
- Total power consumption: 2.16W
- 3.3V and 1.8V supply voltages
- DDR LVDS (ANSI-644 levels) outputs
- Serial port control
- Energy saving power-down modes
アプリケーション
- Military radar and communications
- Multimode digital receivers (3G or 4G)
- Test and instrumentation
- Smart antenna systems
Functional Block Diagram
公開: 2014-07-10
| 更新済み: 2022-03-11
