BittWare XUP-P3R FPGAアクセラレータカード

BittWare XUP-P3R FPGAアクセラレータカードは、Xilinx Virtex UltraScale+FPGAに基づいた3/4長 PCIe x16カードで、大規模なデータフローとパケット処理を必要とするシステムを対象に高性能、高帯域幅、レイテンシの削減を実現しています。XUP-P3Rカードは、最大512GBのサポート、洗練されたクロッキングとタイミングオプション、4つのフロントパネルQSFPケージをはじめとする広範なメモリ構成を実現しており、それぞれ100Gbps (4x25) および100GbEをサポートしています。シリアル拡張ポート(SEP) を使用すると、追加のPCIe Gen3 x16スロット、補足の4QSFP、または2つのXUPP3R間の接続を目的にXUPP3Rを拡張できます。BittWare XUP-P3R FPGAアクセラレータカードには、高度システム監視とプラットフォームの統合と管理の簡素化を目的としたボード管理コントローラ(BMC) が統合されています。XUP-P3Rは、ネットワーク処理とセキュリティ、加速、ストレージ、放送、シギント(SIGINT)をはじめとするデータセンターアプリケーションに最適です。

特徴

  • 豊富なメモリ構成、最大512GB DDR4
  • 高度システム監視用のBMCを統合
  • 4x 4 100GbE経由QSFP28
  • Xilinxの250万LC FPGA (最大VU9P)
  • プラットフォームの統合と管理を簡素化

仕様

  • FPGA
    • Virtex UltraScale+ VU9P
    • コアスピードグレード- 2
  • FPGA起動用のオンボードフラッシュメモリ
  • 外付けメモリ
    • 4つのDIMMサイト、各サポート
      • 最大128 GByte DDR4 x72(ECC搭載)
      • 最大576 MbitsデュアルQDR-II+ x18(独立型2 Mbitバンク288つ)
  • FPGAに直接接続されたx16 Gen3ホスト・インターフェイス
  • FPGAおよびフラッシュのデバッギングとプログラミング用のMicro USB 2.0ポート
  • シリアル拡張ポート(SEP)
    • 20x GTYトランシーバを使用したFPGAの拡張インターフェイス(オプション、2番目のスロットが必要)
    • FPGAへの14x GPIO信号
  • ボード・マネジメント・コントローラ
    • 電圧、電流、温度モニタリング
      • 電力シーケンシングとリセット
    • フィールドアップグレード
    • FPGAの構成と制御
    • クロック構成
    • I2Cバスアクセス
    • USB 2.0
    • 電圧オーバーライド
  • FPGA開発
  • SCFP-1000 は、ケージ
    • 16台のトランシーバを介してFPGAに直接接続されたフロントパネルのQSFP28(zQSFP)ケージ4個
    • それぞれ100GbE、40GbE、4x 25GbE、または4x 10GbEをサポートしており、400GbEへの組み合わせに対応
  •  冷却
    • ダブル幅アクティブ・ファンとヒートシンク - スタンダード
    • ダブル幅パッシブヒートシンク - オプション
    • ヒートパイプを使用したダブル幅の高度受動冷却 - オプション
  • 電気
    • 12V PCIeスロットとAUXコネクタ(6ピン)から派生したオンボード電力
    • 電力損失はアプリケーションに依存
  • 動作温度範囲:+5°C~+35°C
  • フォームファクタ
    • 3/4長さ、スタンダード高のPCIeデュアルスロットボード
    • 9.4 “x 4.37”
  • アプリケーション開発
    • HDL/Verilog
      • BittWorks II ツールキット - ホスト、コマンド、デバッグツール(BittWareハードウェア用)
      • Xilinx Vivado設計スイート
    • OpenCL – Xilinx SDAccel開発環境、SDAccelプラットフォームリリース、XUP-P3R用の事前に構築された用例

Compliances

           •  FCC (USA) 47CFR15.107 / 47CFR15.109
             CE (Europe) EN 55032:2015/A11:2020 / EN55024:2010 / EN 55035:2017 / EN 61000-3-2:2014 / EN 610003-3:2013
           •  UKCA (United Kingdom) BS EN 55032:2012/AC:2013 / BS EN55024:2010 / BS EN 55035:2017 / BS EN 61000-3-2:2014 / BS EN 610003-3:2013
             ICES (Canada) ICES-003 issue 7
           •  Safety objectives referred to in Article 3 and set out in Annex I of DIRECTIVE 2014/35/EU have been fulfilled
           •  RoHS compliant to the 2011/65/EU + 2015/863 directive

ビデオ

フォームファクタ比較表

チャート - BittWare XUP-P3R FPGAアクセラレータカード

冷却オプション

チャート - BittWare XUP-P3R FPGAアクセラレータカード

SEPモジュールの図

チャート - BittWare XUP-P3R FPGAアクセラレータカード

ブロック図

ブロック図 - BittWare XUP-P3R FPGAアクセラレータカード

Infographic

インフォグラフィック - BittWare XUP-P3R FPGAアクセラレータカード
公開: 2020-06-11 | 更新済み: 2025-10-15