ADF4196フラクショナルN PLL周波数シンセサイザ
Analog Devices ADF4196フラクショナルN PLL周波数シンセサイザには、ワイヤレストランスミッタおよびレシーバの上位変換セクションおよび下位変換セクションに局部発振器(LO)が実装されています。 ADF4196の設計は、基地局を対象としたGSM/EDGEロック時間要件を満たしています。 このシリーズの高速セトリング機能によって、ADF4196は、パルスドップラーレーダーアプリケーションによく適しています。 設計には、低ノイズ、デジタル位相周波数検出器(PFD)、高精度差動充電ポンプがあります。 ADF419の差動アンプは、差動充電ポンプの出力を外部電圧制御発振器(VCO)のシングルエンド電圧に変換します。 このシグマデルタ(Σ-Δ)ベースのフラクショナルインターポレータは、N分周器と併用することで、プログラマブルモジュールフラクショナルN分配が可能です。 設計者は、シンセサイザがVCOと外部ループフィルタとともに使用されていると、完全な位相ロックループ(PLL)を実装できます。 ADF419のスイッチングアーキテクチャによって、PLLは、GSM時間スロットガード期間内にセトリングします。 このスイッチングアーキテクチャによって、第2のPLLおよび関連する絶縁スイッチの必要性がなくなります。 フラクショナルN PLLアーキテクチャは、以前のピンポンGSM PLLアーキテクチャに比べて複雑性、PCB領域、シールディング、特性を低減しています。
詳細
