ISLA112P50/55210EV1Z

Renesas / Intersil
968-ISLA112P5055210E
ISLA112P50/55210EV1Z

メーカ:

詳細:
ドーターカードとOEMボード 72LD PCB FOR ISLA112 P50 ADC W/ISL55210

ECADモデル:
無料のライブラリローダーをダウンロードし、お使いのECADツール用にこのファイルを変換してください。ECADモデルの詳細について
この製品をアメリカから配送するには、追加の書類が必要になることがあります。

在庫状況

在庫:
2 20 日内に出荷可能
この製品はリードタイムが長いと報告されています。
最小: 1   倍数: 1
ユニット価格:
¥-
合計 額:
¥-
EST関税:
この製品は配送無料

価格 (JPY)

数量 ユニット価格
合計 額
¥43,398.4 ¥43,398

製品属性 属性値 属性の選択
Renesas Electronics
製品カテゴリー: ドーターカードとOEMボード
配送制限
 この製品をアメリカから配送するには、追加の書類が必要になることがあります。
RoHS:  
Daughter Boards
ISLA112P50, ISL55210
ブランド: Renesas / Intersil
内容/機能: Evaluation platform featuring Intersils high-speed FDA and high speed, low power 12-bit, 500 Msps ADC
インタフェース タイプ: USB
パッケージ化: Bulk
製品タイプ: Daughter Cards & OEM Boards
シリーズ: ISLA112P50
工場パックの数量: 1
サブカテゴリ: Embedded Solutions
ツールは次の評価用です:: ISLA112P50, ISL55210
単位重量: 242 mg
製品が見つかりました:
類似製品を表示するには、チェックボックスを1つ以上選択します
このカテゴリーの類似製品を表示するには、上記のチェックボックスを1つ以上選択してください。
選択した属性: 0

CAHTS:
8534000019
USHTS:
8529902100
TARIC:
8534001900
ECCN:
3A001.a.5.a.3

ISLA112P50 / ISLA214P50 500MSPS FemtoCharge™ ADCs

Renesas / Intersil ISLA112P50 and ISLA214P50 are 12-bit and 14-bit 500MSPS analog-to-digital converters designed with Intersil's proprietary FemtoCharge™ technology on a standard CMOS process. FemtoCharge is a charge-domain signal processing technology that drastically reduces the power consumption over traditional voltage-domain design techniques. These Renesas / Intersil devices utilize two time-interleaved 250MSPS unit ADCs to achieve the ultimate sample rate of 500MSPS. A single 500MHz conversion clock is presented to the converter, and all interleave clocking is managed internally. The proprietary Renesas / Intersil Interleave Engine performs automatic correction of offset, gain, and sample time mismatches between the unit ADCs to optimize performance. An SPI port on these devices allows for extensive configurability of the ADC. The SPI also controls the interleave correction circuitry, allowing the system to issue continuous calibration commands and configure many dynamic parameters. Digital output data is presented in selectable LVDS or CMOS formats.