Analog Devices Inc. AD9528 JESD204Bクロックジェネレータ

Analog Devices AD9528 JESD204Bクロックジェネレータは、14のLVDS/HSTL出力があり、複数デバイスの同期用の統合型JESD204B SYSREFジェネレータが搭載された2段位相ロックループ(PLL)が特徴です。 最初の段(PLL1)では、システムクロックでのジッタを減少させることによる入力リファレンスコンディショニングを提供しています。 AD9528の第2段PLL(PLL2)には、高周波数クロックが含まれています。 これらの高周波クロックによって、低統合ジッタ、およびクロック出力ドライバからの低広帯域ノイズが保証されます。 外部VCXOによって、PLL2に必要な低ノイズリファレンスを提供し、許容可能な性能に必要な制限的な位相ノイズとジッタ要件が備わっています。 AD9528のオンチップVCOは、3.45GHz~4.025GHzでチューニングされます。 この統合型SYSREFジェネレータは、PLL1およびPLL2出力に同期したシングルショット、Nショット、または連続信号を出力し、複数のデバイスのタイムアライメントを行います。 AD9528 JESD204Bクロックジェネレータは、高性能ワイヤレストランシーバ、LTEとマルチキャリアGSM基地局、ワイヤレスおよびブロードバンドインフラストラクチャ、医療および高性能計器によく適しています。

The first stage (PLL1) offers input reference conditioning by decreasing the jitter on a system clock. AD9528’s second stage PLL (PLL2) includes high-frequency clocks. These high-frequency clocks ensure low integrated jitter and low broadband noise from the clock output drivers. The external VCXO provides the low-noise reference required by PLL2 to have the restrictive phase noise and jitter requirements necessary for acceptable performance. AD9528’s on-chip VCO tunes from 3.45GHz to 4.025GHz. The integrated SYSREF generator outputs single shot, N-shot, or continuous signals synchronous to the PLL1 and PLL2 outputs to time-align multiple devices.

The AD9528 JESD204B Clock Generators generate two outputs (Output 1 and Output 2) with a maximum frequency of 1.25GHz, and 12 outputs up to 1GHz. Designers can configure each output to link directly from PLL1, PLL2, or the internal SYSREF generator. AD9528’s 14 output channels include a divider with coarse digital phase adjustment and an analog fine phase delay block. This allows complete flexibility in timing alignment across all 14 outputs.

Designers can use the AD9528 as a dual-input flexible buffer to distribute 14 device clock and/or SYSREF signals. At power-up, the AD9528 sends the VCXO signal directly to Output 12 and Output 13 to serve as the power-up ready clocks.

特徴

  • 14 outputs configurable for HSTL or LVDS
  • Maximum output frequency
    • 2 outputs up to 1.25GHz
    • 12 outputs up to 1GHz
  • Dependent on the voltage-controlled crystal oscillator
  • (VCXO) frequency accuracy (start-up frequency accuracy: <±100ppm)
  • Dedicated 8-bit dividers on each output
    • Coarse delay: 63 steps at 1/2 the period of the RF VCO divider output frequency with no jitter impact
    • Fine delay: 15 steps of 31ps resolution
  • Typical output to output skew: 20ps
  • Duty cycle correction for odd divider settings
  • Output 12 and Output 13, VCXO output at power-up
  • Absolute output jitter: <160fs at 122.88MHz, 12kHz to 20MHz integration range
  • Digital frequency locks detect
  • SPI- and I²C-compatible serial control port
  • Dual PLL architecture
  • PLL1
    • Provides reference input clock clean up with external VCXO
    • Phase detector rate up to 110MHz
    • Redundant reference inputs
    • Automatic and manual reference switchover modesRevertive and nonrevertive switching
    • Loss of reference detection with holdover mode
    • Low noise LVDS/HSTL outputs from VCXO used for radio frequency/intermediate frequency (RF/IF) synthesizers
  • PLL2
    • Phase detector rate of up to 275MHz
    • Integrated low noise VCO

アプリケーション

  • High-performance wireless transceivers
  • LTE and multi-carrier GSM base stations
  • Wireless and broadband infrastructure
  • Medical instrumentation
  • Clocking high-speed ADCs, DACs, DDSs, DDCs, DUCs, MxFEs; supports JESD204B
  • Low jitter, low phase noise clock distribution
  • ATE and high-performance instrumentation

Block Diagram

ブロック図 - Analog Devices Inc. AD9528 JESD204Bクロックジェネレータ
公開: 2016-11-29 | 更新済み: 2022-03-11