AD9545の10個のクロック出力は、最大4つの入力リファレンスのいずれか1つに同期できます。このデバイスのデジタル位相ロックループ(PLL)によって、外部リファレンスに伴うタイミングジッタが最小化されます。このデジタル制御されたループとホールドオーバー回路は、すべてのリファレンス入力が失敗しても低ジッタ出力信号を連続的に生成します。
特徴
- デュアルDPLLは、1Hz~500MHz物理層クロックを同期させ、ノイズの多いリファレンスのジッタクリーニングによる周波数変換を実現
- ITU-T G.8262、Telcordia GR-253に準拠
- Telcordia GR-1244、ITU-T G.824、G.825、G.8273.2 G.812、G.813、G.823、
- 最低50ppbまでの周波数偏差のための連続周波数モニタリングおよびリファレンス検証
- 両方のDPLLは、24ビットプログラマブルモジュールでの24ビット分数分周器が特徴です。
- プログラマブルデジタルループフィルタ帯域幅: 10-4~1850Hz
- 2つの独立したプログラマブル補助NCO(1Hz~65,535Hz、解像度< 1.4 × 10 −12Hz)で、PTPアプリケーションでのIEEE-1588 Version 2サーボフィードバックに最適
- 自動および手動のホールドオーバーとリファレンススイッチオーバーで、ゼロ遅延、ヒットレス、または位相許認可制動作を実現
- 手動、自動復帰、自動非復帰モードサポートありのプログラマブル優先ベースのリファレンススイッチング
- 各ペアで5ペアのクロック出力ピンは、差動LVDS/HCSL/CMLとして、あるいは2つのシングルエンド出力(1Hz~500MHz)として使用可能
- PLLに対する2つの差動または4つのシングルエンド入力リファレンスクロス・ポイントMux相互接続リファレンス入力
- 組み込み(変調)入力/出力クロック信号に対応
- 高速DPLLロックモード
- システムクロックの25MHz~52MHz水晶共振器、TCXO、またはOCXOをサポートしており、システムクロック周波数安定性補償を実現
- 自律初期化のめの外部EEPROMをサポート
- 内部安定化による1.8V単電源動作
- 内蔵温度モニタ/アラームと温度補償(拡張ゼロ遅延性能向け)
アプリケーション
- GPS、PTP(IEEE-1588)、SynceEジッタクリーンアップと同期化
- 光伝送ネットワーク(OTN)、SDH、マクロ、小型セル用基地局
- ジッタクリーニングでのOTNマッピング/デマッピング
- ベースバンドと無線を含む小型基地局クロッキング
- Stratum 2、Stratum 3e、Stratum 3ホールドオーバー、ジッター・クリーンアップ、位相トランジェント制御
- JESD204Bは、アナログ・デジタル・コンバータ(ADC)およびデジタル・アナログ・コンバータ(DAC)クロッキングをサポート
- ケーブルインフラストラクチャ
- キャリアイーサネット
機能ブロック図
技術記事
- 5G Technology Devices for an O-RAN Wireless Solution
Discover a platform that meets the required RF characteristics, cost, and power budgets to deploy a low-cost, high-performance O-RAN platform.
公開: 2017-10-31
| 更新済み: 2025-09-30

