Analog Devices Inc. ADP5003低ノイズμPMUバック・レギュレータ

Analog Devices ADP5003低ノイズμPMUバック・レギュレータには、高電圧バック・レギュレータと超低ノイズ低ドロップアウト(LDO)レギュレータが小型LFCSPパッケージに統合されており、静かで非常に効率的な安定化電源があります。ADP5003のバック・レギュレータとLDOは、最大3Aの高出力電流で動作が可能です。このLDOは、高電源除去を維持しながら、低電圧ヘッドルームで効率的に動作します。この統合バック・レギュレータと超低ノイズLDO設計によってADP5003は、システムの効率性と熱性能をを向上させ、高速データ・コンバータおよびRFトランシーバ・アプリケーションに電力を供給できます。

特徴

  • 低ノイズ、DC電源システム
    • 第1段変換のための高効率降圧
    • スイッチングリップルを削除する高PSRR、低ノイズLDOレギュレータ
    • 負荷範囲全体での最適な効率性とPSRRのための適応型LDOレギュレータ・ヘッドルーム制御オプション
  • 3A、低ノイズ、バック・レギュレータ
    • 広い入力電圧範囲: 4.2V~15V
    • プログラマブル出力電圧範囲: 0.6V~5.0V
    • 0.3MHz~2.5MHz内部発振器
    • 0.3MHz~2.5MHz同期周波数範囲
  • 3A、低ノイズ、NFET LDOレギュレータ(アクティブフィルタ)
    • 広い入力電圧範囲: 0.65V~5V
    • プログラマブル出力電圧範囲: 0.6V~3.3V
    • 差動ポイントオブロード・リモートセンシング
    • (出力電圧に依存しない)3μVRMS出力ノイズ
    • 3Aで400mVのヘッドルームでPSRR> 50dB(〜100kHz)
    • 超高速過渡応答
    • パワーグッド出力
  • バックレギュレータとLDOの両方を対象とした高精度イネーブル入力
  • 効率性
    • ~90% (12V≥3.4V≥3.3V/1A)
    • ~82% (12V≥1.4V≥1.3V/1A)
  • 出力精度: ±1.5%、リモートセンス
  • −40°C~+125°C動作接合部温度範囲
  • 32リード、5mm × 5mm LFCSP

アプリケーション

  • 高速アナログ・デジタル・コンバータ(ADC)およびデジタル・アナログ・コンバータ(DAC)設計のための低ノイズパワー
  • RFアジャイル・トランシーバとクロッキングICの給電

ブロック図

ブロック図 - Analog Devices Inc. ADP5003低ノイズμPMUバック・レギュレータ

ビデオ

公開: 2018-04-13 | 更新済み: 2023-01-24