Infineon Technologies PSoC 4100S Plus Arm® Cortex®-M0+ MCU
Cypress Semiconductor PSoC 4100S Plus ARM® Cortex®-M0+ MCUは、カスタムデジタル周辺機能、メモリ、ARM® Cortex®-M0+ MCUが統合されている組み込みシステムコントローラで構成されており、柔軟性に富んだ自動ルーティングが備わっています。プログラマブル・デジタル周辺機能によって、よりレベルの高い柔軟性と現場でのアプリケーションの調整が可能になります。その他の特徴には、静電容量式タッチ検知システム(CapSense)、プログラマブル汎用連続時間とスイッチトキャパシタアナログブロック、プログラマブル接続があります。統合設計が備わっているPSoC 4100S Plusは、広範な組み込みアプリケーションを対象とした完全なシステムソリューションです。PSoC® 4プラットフォーム・アーキテクチャを使用して開発されたPSoC 4100S Plusは、スケーラブルかつ再構成が可能です。PSoC 4プラットフォームと互換性があるPSoC 4100S Plusは、新しいアプリケーションや設計要件をサポートできます。
特徴
- 32ビットMCUサブシステム
- 48MHz Arm Cortex-M0+ MCU
- 読込加速度計で最大128KBのフラッシュ
- SRAM最大16KB
- 8チャンネルDMAエンジン
- プログラマブルなアナログ
- 再構成可能な高ドライブ外部および高帯域幅内部ドライブとコンパレータモード、ADC入力バッファリング機能を備えた2個のオペアンプ オペアンプは、深いスリープモードで動作します。
- 差動およびシングルエンドモードが備わった12ビット、1Msps SAR ADC; 信号平均化を用いたチャネルシーケンサ
- 容量検出ブロックによって実現されるシングルスロープ10ビットADC機能
- 任意のピンでの汎用または静電容量センシングアプリケーション用の2個の電流DAC (IDAC)
- ディープスリープ低消費電力モードで動作する2つの低電力コンパレータ
- プログラマブルデジタル
- Boolean演算をポート入力および出力に対して実行可能なプログラマブルロジックブロック
- 低消費電力で1.71V~5.5Vでの動作
- 動作可能アナログおよび2.5μAデジタルシステム電流を用いたディープスリープモード
- 容量検知
- Cypress CapSenseシグマデルタ型(CSD)によって、ベストインクラスの信号対ノイズ比(SNR)(>5:1)と耐水性が実現しています。
- Cypressが提供する、容量性センシング設計を容易にするソフトウェアコンポーネント
- 自動ハードウェア調整(SmartSense™)
- LCD駆動能力
- GPIOでのLCDセグメントドライブ能力
- シリアル通信
- 再構成可能なI2C、SPI、またはUART機能を備えた5つの独立したランタイム再構成可能シリアル通信ブロック (SCB)
- タイミングおよびパルス幅変調
- 8個の16ビットタイマー/カウンタ/パルス幅変調器 (TCPWM) ブロック
- 中央揃え、エッジ、擬似ランダムモード
- モータードライブやその他の高い信頼性を必要とするデジタルロジックアプリケーション向けのコンパレータベースのKill信号トリガー
- 直交デコーダ
- クロックソース
- 外部水晶発振器(ECO): 4~33MHz
- 48MHzの周波数を生成するPLL
- 32kHzウォッチ水晶発振器 (WCO)
- ±2%内部メイン発振器(IMO)
- 32kHz内部低消費電力発振器 (ILO)
- 真の乱数発生器(TRNG)
- TRNGが暗号化アプリケーションのセキュアキーの真の乱数生成
- CANブロック
- CAN 2.0BがタイムトリガーCAN(TTCAN)のサポートでブロック
- 最大54のプログラマブルGPIOピン
- 44ピンTQFP (0.8mmピッチ)および64ピンTQFPノーマル(0.8mm)ならびにファインピッチ(0.5mm)パッケージ
- あらゆるGPIOピンは、CapSense、アナログ、またはデジタルに可能
- ドライブモード、強さ、スルーレートはプログラム可能
- PSoC Creatorでの設計環境
- 統合開発環境(IDE)によって、回路図の設計入力と構築を実現(アナログ/デジタル自動配線)
- すべての固定機能およびプログラマブル周辺機器を対象としたアプリケーションプログラミングインターフェイス(APIコンポーネント)
- 業界標準のツール互換性
- 回路図の入力後、ARMベースの業界標準開発ツールでの開発がが可能
Cypress PSoC4100S Plusブロック図
公開: 2018-03-08
| 更新済み: 2025-08-18
