Lattice Semiconductor iCE40シリーズMobileFPGAファミリ
Lattice Semiconductor iCE40シリーズMobileFPGAファミリは、超低消費電力デバイスで、柔軟性に富んだ論理アーキテクチャが採用されています。これらのFPGAには、LM、LP、HXシリーズ用の384〜7680の密度のルックアップテーブル(LUT)、UltraPlusシリーズ用の2800または5280の密度の4入力LUTを備えた5つのデバイスを搭載しています。これらのデバイスは、組み込みブロックRAM(EBR)、非揮発性メモリ(NVCM)、位相ロックループ(PLL)が特徴です。特徴
- iCE40 LP/HX/LM:
- 384~7680の範囲のLUTが搭載された3シリーズでご用意あり:
- 低電力(LP)、組み込みIP(LM)を使用した低消費電力、高性能(HX)
- SPIを介して柔軟性の高いデバイス設定を可能にする統合ハードI2CおよびSPIコア
- RGB、7:1 LVDS、MIPI DPI/DBIといったインターフェイスを使用して、好みのディスプレイをアプリケーション・プロセッサマッチさせます。
- HiSPi、subLVDS、LVDS、パラレルLVCMOSといった一般的なインターフェイスをサポートしている柔軟性に富んだブリッジを実装することで、イメージセンサをマルチソース化できます。
- 最大128Kbits sysMEM™組み込みブロックRAM
- 広範な0.35mm~0.4mmピッチBGAで、スペースに制約のあるアプリケーションにフィット
- 384~7680の範囲のLUTが搭載された3シリーズでご用意あり:
- iCE40 UltraPlus:
- 2800または5280の4入力LUT、カスタマイズ可能I/O、最大80Kbitの組み込みメモリ、および1Mbitの組込メモリを備えた柔軟性に富んだ論理アーキテクチャ
- 大半のアプリケーションを対象に、最小75μAというスリープ電流と1mA〜10mAのアクティブ電流が備わっている超低消費電力の高度プロセス
- 積和関数を使用したDSPブロックが採用されている高性能信号処理
- Soft Neural Network IPSとコンパイラ(柔軟性に富んだ機械学習/AI実装向け)
- 設計を開始するためのFPGA設計ツール、デモ、リファレンス設計
公開: 2019-04-03
| 更新済み: 2023-04-13
