Microchip Technology Switchtec™ PFX Gen 5ファンアウトPCIe®スイッチ
マイクロチップ (Microchip) Switchtec™PFX Gen5Fanout PCIe®スイッチは、最大100レーン、52ポート、26仮想スイッチパーティション、および48非透過ブリッジ (NTB) をサポートします。これらのスイッチは、各ポートのホットプラグおよびサプライズプラグ コントローラ、高度なエラー コンテーメント、包括的な診断とデバッグ機能、および幅広いI/Oインターフェースを提供します。代表的なアプリケーションには、データセンター機器、防衛および産業用サーバー、ワークステーション、テスト機器、ビデオ制作および放送機器、セルラー インフラ、アクセス ネットワーク、およびメトロ ネットワークが含まれます。特徴
- 高性能非ブロッキングGen 5スイッチ:
- 100レーン、84レーン、68レーン、52レーン、36レーン、28レーンの型式
- 最大48NTB、任意のポートに割り当て可能
- より大きなトポロジを可能にする論理的な非透明(NT)相互接続
- 1+1およびN+1フェイルオーバー機構をサポート
- WindowsとBARごとに複数のサブウィンドウを直接使用したNTアドレス変換
- DMAコントローラ
- 高性能・超低レイテンシ・カットスルーDMAエンジン
- 最大64個のDMAチャンネル
- エラー封じ込め
- すべてのポートでの高度なエラー報告(AER)機能
- すべてのダウンストリーム・ポートでのダウンストリーム・ポート制御(DPC)
- 未完了のポストされていないトランザクションによるアップストリームホストのエラー状態防止を目的とした完了タイムアウト合成(CTS)
- ポート当たりのホット・プラグ・コントローラとサプライズ・プラグ・コントローラ
- 異なるケーブル/コネクタ規格に合わせて設定可能なGPIO
- PCIeインターフェイス
- パッシブ、マネージド、光ケーブル
- SFF-8644、SFF-8643、SFF-8639、OCuLink、その他のコネクタ
- SHPC対応スロット、エッジ・コネクタ
- 診断およびデバッグ
- リアルタイムのアイ・キャプチャ
- 外部ループバック機能
- エラー、統計、性能、TLPレイテンシ・カウンタ
- ペリフェラルI/Oインターフェイス
- SMBus対応の2線式インターフェイス(TWI)
- SFF-8485-compliant SGPIOポート
- パラレルGPIOピン
- UART
- 100/GE MACポート(RMll/GMll)
- JTAGおよびEJTAGインターフェイス
- 高速I/O
- PCIe Gen 5 32GT/s
- PCIe準拠のリンク・トレーニングおよび手動PHY設定をサポート
- 電源管理:
- アクティブ・ステート・パワー・マネジメント(ASPM)
- ソフトウェア制御のパワーマネジメント
- チップリンク診断ツール:
- 使いやすいGUIを用いた豊富なデバッグ、診断、構成、分析ツール
- 構成データ、管理機能、シグナルインテグリティ分析ツール(リアルタイムアイキャプチャなど)へのアクセス
- インバンドPCIeまたはサイドバンド信号(UART、TWI、EJTAG)経由でデバイスに接続
- 低消費電力シリアライザ/デシリアライザ(SerDes)
- ブートイメージ認証を用いたセキュアシステムソリューション
アプリケーション
- データセンター装置
- 防衛および産業用サーバー
- ワークステーション
- 試験装置
- 映像制作と放送機器
- セルラー・インフラストラクチャ
- アクセスネットワーク
- メトロネットワーク
- コアネットワーキング
サンプルアプリケーション
その他の資料
公開: 2024-06-27
| 更新済み: 2026-02-05
