Microchip Technology ZL30671LFG7システム・シンクロナイザ
Microchip Technology ZL30671LFG7システム・シンクロナイザは 、1、2、または3チャンネルの同期イーサネット(SyncE)パケット・クロック同期を実現しています。このデバイスは、miTimePLLタイミング技術を使用した5Gトランスポートおよびワイヤレスインフラ機器向けに最適化されています。このモジュールには、タイミングカードPLLおよびラインカードPLLに必要なすべての機能が統合されています。高い統合性と超低ジッタによって、このシンクロナイザは、アクティブおよび冗長タイミングカードが搭載されたシャーシベースのシステムでの使用に理想的です。このモジュールは、タイミングデバイスにタイミングカードとラインカードPLLの両方の機能が必要なシングルボード・アプリケーションに適しています。Microchip Technology ZL30671LFG7システム・シンクロナイザは、LGA°-80パッケージでご用意があり、-40°C~+85°°Cの動作温度範囲が備わっています。特徴
- 1、2、または3つのDPLLチャンネル
- ITU-T 8262、G.813、G.812、G.8273.2; Telcordia GR-1244、GR-253に準拠したタイミング
- プログラマブル帯域幅:1mHz~70Hz
- フリーランあるいはすべての入力の損失でのホールドオーバー
- ヒットレス・リファレンス・スイッチング
- 高解像度ホールドオーバー平均化
- DPLL位相調整あたり、1ps分解能
- プログラマブル追跡範囲、位相スロープ制限、周波数変更制限、その他の高度な機能
- 局部発振器
- 単一のTCXOまたはOCXO: 23.75MHz~25MHz、47.5MHz~50MHz、114.285MHz~125MHzで動作
- 非常に低いジッタ・アプリケーションは、安定性リファレンスとしてTCXOまたはOCXOを接続でき、ジッタ・リファレンスとして低ジッタXOを接続できます。
- 出力クロック周波数生成
- <0.5Hz~1045MHz(Synth0で最大180MHz)の任意の出力周波数
- 0Ppmエラーの高分解能分数周波数変換
- シンクロナイザ1と2には、合計5つの周波数ファミリを構成する整数と分数分周器があります。
- Synth 1および2の出力ジッタ:<0.3ps RMS
- 分数分周器からの出力ジッタは、通常< 1ps RMS、多くの周波数では<0.5ps RMS
- 各HPOUTP/nペアは、LVDS、LVPECL、HCSL、2xCMOS、HSTL、またはプログラマブルdiffにすることができます。
- 2Xcmosモードでは、PおよびNピンは異なる周波数での使用が可能(例: 125MHzおよび25MHz)
- それぞれにVDDO ピンが搭載された4つの出力バンク、1.5V~3.3VのCMOS出力電圧
- シンクロナイザごとの位相調整、1ps分解能
- 出力ごとのプログラマブル負荷サイクル
- 正確な出力アライメント回路と出力ごとの位相調整
- 出力ごとの有効/無効化とグリッチレス・スタート/ストップ(高または低を停止)
- 入力クロック
- 最大10の差動またはCMOS入力を受け入れる
- 5Hz~900MHzの任意の入力周波数
- 入力ごとのアクティビティと周波数の監視
- 自動または手動リファレンススイッチング
- 復帰または非復帰スイッチング
- REF+同期周波数/位相/時間ロック用に任意の入力を1PPS同期入力にすることができます。
- 入力-入力位相測定、1ps分解能
- 入力-DPLL位相測定、1ps分解能
- 入力ごとの位相調整、1ps分解能
- 一般的な特徴
- 内部フラッシュメモリからのパワーアップ時の自動自己構成
- 入力対出力アライメント<200ps(外部フィードバック)
- 低コスト発振器を用いた周波数と1PPS位相アライメントのための高速REF+SYNCロック
- DPLLおよび入力モニタでの局部発振器周波数エラーのための内部補償(1ppt)
- 各DPLLおよび各分数出力分周器での数値制御発振器動作
- 構成が簡単な設計で、外部VCXOまたはループフィルタ部品を必要としません。
- 可能な限り多くの動作が備わったGPIOピン7本
- SPIまたはI2Cプロセッサ・インターフェイス
- 1.8Vおよび3.3VコアVDD電圧
- 電力: 2つの入力で3W、1つのsynth、6つのLVDS out
- 動作温度範囲: -40°C~+85°C
- 11mm x 11mm LGA-80パッケージ
- リードフリー
アプリケーション
- SyncE、SyncE+1588、SONET/SDH、OTN、ワイヤレス基地局、およびその他のキャリアグレード・システムを対象とした中央システム・タイミングIC
- 8262/813 EEC/SEC、Telcordia Stratum 2-4
ブロック図
アプリケーションの例
公開: 2022-05-16
| 更新済み: 2023-03-16
