Nexperia 74AUP2G5x低消費電力デュアルPCB構成可能多機能ゲート

NXP 74AUP2G5x低消費電力デュアルPCB構成可能多機能ゲートは、シュミットトリガ入力を備えたデュアル構成可能多機能ゲートです。3ビット入力を使用し、ゲートはロジック機能AND、OR、NAND、NOR、XOR、インバータ、バッファとして構成可能です。すべての入力が直接 VCCまたはGNDに接続可能です。これらのデバイスはVCCの0.8V~3.6V範囲すべてに対して超低スタティックおよびダイナミック電力消費を実現します。IOFFを使用したパーシャルパワーダウンアプリケーション用に完全対応しており、パワーダウン時に出力を無効にし、デバイスを通じてバックフロー電流の損傷を防ぎます。

These devices ensure very low static and dynamic power consumption across the entire VCC range from 0.8V to 3.6V. They are fully specified for partial power-down applications using IOFF, which disables output and prevents damaging backflow current when powered down.

特徴

  • Wide supply voltage range from 0.8V to 3.6V
  • High noise immunity
  • Low static power consumption; ICC = 0.9µA (maximum)
  • Latch-up performance exceeds 100mA per JESD 78 Class II
  • ESD protection:
    • HBM JESD22-A114F exceeds 5000V
    • MM JESD22-A115-A exceeds 200V
    • CDM JESD22-C101E exceeds 1000V

アプリケーション

  • Smartphones/Tablet PCs
  • Digital cameras
  • Portable medical devices
  • Other low voltage power-sensitive applications
View Results ( 6 ) Page
部品番号 データシート ゲート数 入力回線数 伝搬遅延時間 パッケージ/ケース
74AUP2G57GUX 74AUP2G57GUX データシート 2 Gate 6 Input 4.9 ns XQFN-10
74AUP2G58GUX 74AUP2G58GUX データシート 2 Gate 6 Input 5 ns XQFN-10
74AUP2G98GUX 74AUP2G98GUX データシート 2 Gate 6 Input 23.3 ns XQFN-10
74AUP2G57DPJ 74AUP2G57DPJ データシート TSSOP-10
74AUP2G58DPJ 74AUP2G58DPJ データシート TSSOP-10
74AUP2G98DPJ 74AUP2G98DPJ データシート TSSOP-10
公開: 2015-02-27 | 更新済み: 2022-03-11