Renesas/Dialog AT25FF161Aは、プログラムコードが所定の位置(XiP)またはフラッシュメモリから組み込みまたは外部RAM にシャドウされる(コードシャドウ)システムに最適です。この実行によって、少量のデータをフラッシュメモリにローカルに保存および更新できます。
特徴
- 汎用互換ピン配列およびコマンドセット
- ブートローダタスク用の低スリープ電力
- デュアルIO、クワッドIO、XiP動作をサポート
- XiPの連続読取、ラップ、バーストモード
アプリケーション
- 標準クラスコードとデータストレージシステム
- バッテリ駆動設計
仕様
- 1.65V~3.75Vの電圧範囲
- 16Mbit (2M x 8)フラッシュメモリ
- シリアル・ペリフェラル・インターフェイス (SPI) 互換
- 0~3 SPIモードをサポート
- シングル入力/出力動作(1-1) をサポート
- デュアル出力操作をサポート (1-1-2)
- クワッド出力操作をサポート (1-1-4)
- クアッドI/O(1-4-4)操作に対応
- XiP動作に対応(1-4-4、 0-4-4)
- 最大動作周波数133MHz、クロックトゥアウトプット8ns
- コードおよびデータストレージアプリケーション用の、柔軟で最適化された消去アーキテクチャ
- 均一な4kByteブロック消去
- 均一な32kByteブロック消去
- 均一な64kByteブロック消去
- フルチップ消去
- 柔軟性に富んだ非揮発性ブロック保護
- 1x 128-byte 工場プログラムの一意識別子
- 3x 128-byteワンタイムプログラマブル(OTP)セキュリティレジスタ
- 柔軟性に富んだプログラミング
- バイト/ページプログラム(1 ~ 256バイト)
- シーケンシャルプログラムモード機能
- プログラム中断の再開の消去
- ソフトウェア制御のリセットと終了コマンド
- ハードウェアリセットオプション(ホールドピン経由)
- JEDECハードウェアリセット
- 非揮発性ステータスレジスタ構成オプション
- JEDEC標準メーカーとデバイスID読取方法
- シリアルフラッシュ検出可能パラメータ(SFDP) バージョン1.6
- 1.65V ~ 3.6Vの低電力損失
- スタンバイ電流: 30µA (typ)
- 8.2µAディープパワーダウン(DPD) 電流(標準)
- 5nA ~ 7nA超ディープ・パワーダウン (UDPD) 電流(標準)
- 8.3mAアクティブ読み取り現在 (1-1-1108MHz)
- 10.1mA プログラム電流
- 消去電流: 10.7mA
- ユーザーによる構成が可能な自動I/Oピン駆動レベルの耐久性
- 100,000回のプログラム/消去サイクル
- 10,000サイクル(-40°C ~ +105°C)
- データ保持:
- 20年
- 10年(-40°C ~ +105°C)
- 温度範囲
- -40°C~+85°C
- -40°C~+105°C
- 業界規格グリーン(無鉛/ハロゲンフリー/RoHS準拠)パッケージオプション
- 8-lead SOIC (150mil)
- 8-lead SOIC (208mil)
- 8パッドWDFN (5mm x 6mm x 0.8mm)
- 8パッド超薄型DFN (2mm x 3mm x 0.6mm)
- 8-ball WLCSP (3mm x 2mm x 3mmボールマトリックス)
- ウェハー形式 (DWF) のダイ
ブロック図
公開: 2023-10-03
| 更新済み: 2026-01-06
