Renesas/Dialog AT25FF321A 32Mbit SPIシリアル・フラッシュ・メモリは、プログラムコードが所定の位置(XiP)に実行されるか、フラッシュメモリから内蔵または外部RAM(コードシャドウ)にシャドウされるシステムに最適です。この実行によって、少量のデータをフラッシュメモリにローカルに保存および更新できます。
特徴
- 汎用互換ピン配列およびコマンドセット
- ブートローダタスク用の低スリープ電力
- デュアルIO、クワッドIO、XiP動作をサポート
- XiPの連続読取、ラップ、バーストモード
アプリケーション
- 標準クラスコードとデータストレージシステム
- バッテリ駆動設計
仕様
- 1.65V ~ 3.6Vの電圧範囲
- 32Mbitフラッシュメモリ
- シリアル・ペリフェラル・インターフェイス(SPI)互換
- 0および 3 SPIモードをサポート
- 単一の入出力操作をサポート (1-1-1)
- デュアル出力操作をサポート (1-1-2)
- クワッド出力操作をサポート (1-1-4)
- クアッド I/O 操作をサポート (1-4-4)
- XiP 操作をサポート (1-4-4、0-4-4)
- 133MHzのクロック対出力で8nsの最大動作周波数
- コードおよびデータ・ストレージ・アプリケーション向けに柔軟性に富み最適化された消去アーキテクチャ
- 均一な4kByteブロック消去
- 均一な32kByteブロック消去
- 均一な64kByteブロック消去
- フルチップ消去
- 柔軟性に富んだ非揮発性ブロック保護
- 1x 128-byte 工場プログラムの一意識別子
- 3x 128-byteワンタイムプログラマブル(OTP)セキュリティレジスタ
- 柔軟性に富んだプログラミング
- バイト/ページプログラム(1 ~ 256バイト)
- シーケンシャルプログラムモード機能
- プログラム中断の再開の消去
- ソフトウェア制御のリセットと終了コマンド
- ハードウェアリセットオプション(ホールドピン経由)
- JEDECハードウェアリセット
- 非揮発性ステータスレジスタ構成オプション
- JEDEC標準メーカーとデバイスID読取方法
- シリアルフラッシュ検出可能パラメータ(SFDP) バージョン1.6
- 低電力損失
- スタンバイ電流: 26µA (typ)
- 7µAディープパワーダウン(DPD) 電流(標準)
- 5nA ~ 7nA超ディープ・パワーダウン (UDPD) 電流(標準)
- 8.3mAアクティブ読取電流(104MHzで1-1-1)
- 9.2mAプログラム電流
- 消去電流:10.2mA
- ユーザーによる構成が可能な自動I/Oピン駆動レベル
- 100,000プログラム/消去サイクル耐久性
- 20年のデータ保持
- 温度範囲:-40°C〜+85°C
- 業界標準グリーン(無鉛/ハロゲンフリー/RoHS準拠)パッケージオプション
- 8-lead SOIC (150mil)
- 8-lead SOIC (208mil)
- 8パッド超薄型DFN (5mm x 6mm x 0.6mm)
- 8パッド超薄型小型外形ノーリードUSON (3mm x 4mm x 0.55mm)
- 12-ball WLCSP (3mm x 2mm x 3mmボールマトリックス)
- ウェハー形式(DWF)でのダイ
ブロック図
公開: 2023-10-03
| 更新済み: 2023-11-07
