Texas Instruments AM625SIP ARM®ベースのSIPプロセッサ

Texas Instruments AM625SIP ARM®ベースのシステム・イン・パッケージ(SIP)プロセッサは、内蔵のLPDDR4 SDRAMを加えたALWパッケージのAM6254派生品です。AM625SIP ArmベースのMPUには、統合LPDDR4が搭載されており、リナックス開発用に構築されたアプリケーションプロセッサです。SIPには、AM6254デバイスで512MBのLPDDR4が統合されており、4x ARM Cortex®-A53性能および、3Dグラフィックアクセラレーション、デュアルディスプレイサポートといった組み込み機能があり、SIPをさまざまな産業アプリケーション用に最適化する周辺機器一式とともに最適なパワーアーキテクチャとインテリジェント機能を提供します。AM625SIPには、簡素化されたハードウェア設計、最適化されたサイズ/システムBOM、堅牢性の向上、電力消費の節約が備わっており、ソフトウェアとハードウェアの開発を加速できます。

3-portギガビットイーサネットスイッチには、2つの外部ポートと1つの内部ポートがあり、時間に敏感なネットワーキング(TSN)に対応しています。追加のPRUモジュールによって、顧客の使用事例を対象としたリアルタイムI/O機能が可能になります。さらに、AM625SIPに搭載されている豊富な周辺機器によって、外部ASIC/FPGAへのパラレルホストインターフェイスを対象としたUSB、カメラインターフェイス、MMC/SD、OSPI、CAN-FD、GPMCといったシステムレベルの接続が可能になります。Texas Instruments AM625SIPは、内蔵ハードウェアセキュリティモジュール(HSM)を活用したIP保護のためのセキュアブートをサポートしています。ポータブルおよび電力に敏感なアプリケーションを対象とした高度電源管理サポートが採用されています。

特徴

  • プロセッサコア
    • 最大1.4GHzでの最大クワッド64ビットArm Cortex-A53マイクロプロセッササブシステム
      • 512KB L2共有キャッシュ搭載クワッドコアCortex-A53クラスタ(SECDED ECC搭載)
      • 各A53コアには、SECDED ECC付き32KB L1 DCacheおよびパリティ保護付き32KB L1 ICacheあり
    • 最大400MHzでのシングルコアArm Cortex-M4F MCU
    • 256KB SRAM(SECDED ECC搭載)
    • 専用デバイス/パワーマネージャ
  • マルチメディア
    • ディスプレイサブシステム
      • デュアルディスプレイサポート
      • 各ディスプレイで1920x1080 @ 60fps
      • 1x 2048x1080 + 1x 1280x720
      • 各ディスプレイ用の独立したPLLを用いた最大165MHzピクセルクロックサポート
      • OLDI(4レーンLVDS – 2x)およびDPI(24ビットRGB LVCMOS)
      • 凍結フレーム検出やMISRデータチェックといった安全機能をサポート
    • 3Dグラフィック処理装置
      • 1ピクセル/クロック以上
      • 500Mpixels/sec以上の充填率
      • 500MTexels/s, 8GFLOPs
      • 少なくとも2つの合成層をサポート
      • 最大2048x1080 @60fpsをサポート
      • ARGB32、RGB565、YUV形式をサポート
      • 2Dグラフィックス対応
      • OpenGL ES 3.1、Vulkan 1.2
    • カメラ・シリアル・インターフェース(CSI-Rx)×1 - DPHY付き4-Lane
      • MIPI® CSI-2 v1.3準拠+ MIPI D-PHY 1.2
      • 1レーンあたり最大1.5Gbpsまでの1、2、3、または4-dataレーンモードをサポート
      • CRCチェック + RAM上のECCによるECC検証/訂正
      • 仮想チャネルサポート(最大16)
      • DMA経由でDDRにストリーム・データを直接書き込む機能
  • メモリサブシステム
    • 最大816KBのオンチップRAM
      • SECDED ECCが搭載されている64KBのオンチップRAM(OCSRAM)で、最大2つの別々のメモリバンクを対象に32KB単位で小さなバンクに分割できます。
      • SMSサブシステムでのSECDED ECC搭載256KBオンチップRAM
      • TIセキュリティファームウェア用SMSサブシステムにおけるSECDED ECC搭載176KBのオンチップRAM
      • Cortex-M4F MCUサブシステム:SECDED ECC付き256KBオンチップRAM
      • デバイス/パワーマネージャサブシステム:SECDED ECC付き64KBオンチップRAM
    • DDRサブシステム(DDRSS)
      • 統合512MB LPDDR4 SDRAM
      • 最速1600MT/sまでのスピードをサポート
      • 16ビットデータバス(インラインECC搭載)
  • セキュリティ
    • セキュアブートに対応
      • ハードウェアで強化されたRoot-of-Trust(RoT)
      • バックアップキーによるRoTの切り替えをサポート
      • テイクオーバー保護、IP保護、アンチロールバック保護のサポート
    • 信頼できる実行環境(TEE)サポート
      • Arm TrustZone® をベースとするTEE
      • 絶縁のための広範なファイアウォール・サポート
      • セキュアなウォッチドッグ/タイマ/IPC
      • セキュアストレージのサポート
      • リプレイ保護メモリブロック(RPMB)サポート
    • ユーザープログラマブルHSMコア、および絶縁処理用の専用セキュリティDMAおよびIPCサブシステムが搭載された専用のセキュリティコントローラ
    • 暗号化アクセラレーションに対応
      • 受信データストリームに基づいてキーマテリアルを自動切り替えできるセッション認識暗号化エンジン
        • 暗号コアをサポート
      • AES – 128-/192-/256ビットの鍵サイズ
      • SHA2 – 224/256/384/512ビットの鍵サイズ
      • DRBG真の乱数発生器
      • セキュアブートにおけるRSA/ECC処理を支援するPKA(公開鍵アクセラレータ)
    • デバッグのセキュリティ
      • ソフトウェア制御によるセキュアなデバッグアクセス
      • セキュリティを考慮したデバッグ
  • PRUサブシステム
    • 最大333MHzで実行するデュアルコアプログラマブルリアルタイムユニットサブシステム(PRUSS)
    • 次のようなサイクル精度プロトコルを対象としたGPIOの駆動を目的としています。
      • 汎用入出力(GPIO)
      • UART
      • I2C
      • 外部ADC
    • SECDED ECC搭載PRUあたり16KBプログラムメモリ
    • SECDED ECCを用いたPRUあたり8KBデータメモリ
    • 32KB汎用メモリ(SECDED ECC搭載)
    • CRC32/16 HWアクセラレータ
    • スクラッチパッドメモリ(30 x 32ビットレジスタの3つのバンクあり)
    • 低速および高速補償と共に9つのキャプチャと16つの比較イベントが備わった産業用64ビットタイマ1個
    • 割り込みコントローラ(INTC)1台、最低64つの入力イベントに対応
  • 高速インターフェース
    • 合計2つの外部ポートをサポートしている統合イーサネットスイッチ
      • RMII(10/100)またはRGMII(10/100/1000)
      • IEEE1588(Annex D、Annex E、Annex F、および802.1AS PTP)
      • 第45項 MDIO PHY管理
      • 分類子数512のALEエンジンベースのパケット分類器
      • 優先順位ベースのフロー制御
      • タイムセンシティブネットワーキング(TSN)のサポート
      • 4つのCPU ハードウェア割り込みペーシング
      • ハードウェアでのIP/UDP/TCPチェックサムオフロード
    • USB2.0ポート2つ
      • USBホスト、USB周辺機器、またはUSBデュアルロールデバイス(DRDモード)として構成可能なポート
      • USBのVBUS 検出機能を内蔵
  • 一般的な接続機能
    • 9x ユニバーサル非同期レシーバ/トランスミッタ(UART)
    • 5x シリアルペリフェラルインターフェイス(SPI)コントローラ
    • 6x 集積回路間通信(I2C)ポート
    • 3xマルチチャンネルオーディオシリアルポート(McASP)
      • 最大50MHzの送受信クロック
      • 独立2006年10月16日したTXおよびRXクロックが搭載された3x McASP全体でのシリアルデータピン
      • 時分割多重(TDM)、Inter-ICサウンド(I2S)、その他類似形式をサポート
      • デジタルオーディオインターフェイス伝送(SPDIF、IEC60958-1、AES-3形式)に対応
      • 送信および受信用のFIFOバッファ(256バイト)
      • オーディオリファレンス出力クロックをサポート
    • 3x 拡張PWMモジュール(ePWM)
    • 3x 拡張直交エンコーダパルスモジュール(eQEP)
    • 3つの拡張キャプチャ(eCAP)モジュール
    • 汎用I/O(GPIO)、すべてのLVCMOS I/Oは、GPIOとして構成可能
    • 3xコントローラエリアネットワーク(CAN)モジュール(CAN-FDサポートあり)
      • CANプロトコル2,0A、B、ISO 11898-1に準拠
      • CAN FDの完全サポート(最大64データバイト)
      • メッセージRAMのパリティ/ECCチェック
      • 最大速度:8Mbps
  • メディアおよびデータストレージ
    • 3x マルチメディアカード/セキュアデジタル®(MMC/SD®/SDIO)インターフェイス
      • 1x 8ビットeMMCインターフェイス(最大速度:HS200)
      • 2x 4ビットSD/SDIOインターフェイス(最大UHS-I)
      • eMMC5.1、SD3,0、および SDIOバージョン3,0に準拠
    • 1× 133MHzまでの汎用メモリコントローラ (GPMC)
      • 最大4つのチップ(22ビット・アドレス)セレクト(NAND、NOR、Muxed-NOR、SRAM)を備えた柔軟な8ビットおよび16ビットの非同期メモリ・インターフェース
      • BCHコードを使用して4、8、または16ビットECCをサポート
      • ハミングコードを使用して1ビットECCをサポート
      • エラーロケータモジュール(ELM)
        • GPMCと一緒に使用し、BCHアルゴリズムにより生成されたシンドローム多項式からデータエラーのアドレスを特定
        • BCHアルゴリズムに基づき、512バイトのブロックごとに4ビット、8ビット、16ビットのエラー特定をサポート
    • DDR/SDRをサポートするOSPI/QSPI
      • シリアルNANDおよびシリアルNORフラッシュデバイスをサポート
      • 4GBメモリアドレスサポート
      • オプションのオンザフライ暗号化機能付きXIPモード
  • パワーマネジメント
    • デバイス/パワーマネージャによってサポートされている低消費電力モード
      • CAN/GPIO/UARTウェイクアップの部分的なIOサポート
      • ディープスリープ
      • MCUのみ
      • スタンバイ
      • Cortex-A53のダイナミック周波数スケーリング
  • 最適なパワーマネジメントソリューション
    • 推奨 TPS65219 パワーマネジメントIC(PMIC)
      • Companion PMICは、デバイスの電源要件を満たすために特別に設計
      • さまざまなユースケースをサポートするための柔軟なマッピングと工場でプログラムされた構成
  • ブートオプション
    • UART
    • I2C EEPROM
    • OSPI/QSPIフラッシュ
    • GPMC NOR/NANDフラッシュ
    • シリアルNANDフラッシュ
    • SDカード
    • eMMC
    • マスストレージデバイスからUSB(ホスト)ブート
    • 外部ホスト(DFUモード)からのUSB(デバイス)ブート
    • イーサネット
  • テクノロジー/パッケージ
    • 16-nm技術
    • 13mm x 13mm、0.5mmピッチ、425ピンFCCSP BGA(AMK)

アプリケーション

  • ヒューマンマシンインターフェース(HMI)
  • 医療機器、患者モニタリング、ポータブル医療機器
  • アプライアンスのユーザーインターフェイスと接続
  • 電気自動車サービス機器(EVSE)/車両対インフラ(V2X)
  • 民生機器
  • 組み込みセキュリティ(制御およびアクセスパネル)

機能ブロック図

ブロック図 - Texas Instruments AM625SIP ARM®ベースのSIPプロセッサ
公開: 2025-09-19 | 更新済み: 2025-09-28