特徴
- 動作範囲 1.1V~3.6V
- 許容入力ピン:5.5V
- 標準ピン配置をサポート
- ラッチアップ性能は、JESD 17準拠の250mA超
- JESD22を上回るESD保護能力
- 2000V人体モデル(A114-A)
- 1000Vデバイス帯電モデル(C101)
アプリケーション
- 電源正常信号を集積
- デジタル信号の有効化
その他の資料
- アプリケーションノート:Implications of Slow or Floating CMOS Inputs(低速またはフローティングCMOS入力の影響)
- セレクションガイド:Little Logic Guide
- セレクション・ガイド:ロジック・ガイド
- アプリケーション・ノート:How to Select Little Logic(リトルロジックの選択方法)
- アプリケーション・ノート:Understanding and Interpreting Standard-Logic Data Sheets(標準ロジック・データシートの理解と解釈)
- ユーザー・ガイド:LOGIC Pocket Data Book
- アプリケーションノート:Selecting the Right Level Translation Solution(適切なレベル変換ソリューションの選択)
機能ブロック図
公開: 2024-05-03
| 更新済み: 2025-06-12

