Texas Instruments TPS53627 D-CAP+™降圧型コントローラ
Texas Instruments TPS53627 D-CAP+™降圧コントローラは、ドライバレス、VR13 SVID準拠、同期バックコントローラです。このデバイスは、Intel VR13 CPU VcoreおよびDDRメモリ用に設計されています。オーバーラッピングとアンダーシュート削減法(USR)とオーバーシュート削減法(OSR)に対応といったD-CAP+™アーキテクチャをはじめとする高度な制御機能を備えています。この機能は、高速過渡応答、最低出力キャパシタンス、高効率を提供します。また、TPS53627は、軽負荷高率のためのCCMおよびDCM動作で単相動作にも対応しています。このデバイスは、VR13 I/O機能を含むVR_READY(PGOOD)の完全セット、アラートおよびVR_HOTを統合しています。SVIDインターフェイスアドレスは、00時間~07時間のプログラミングが可能です。調整可能なVOUTスルーレート制御は、20mV/uSの高さでプログラムできます。TI NexFET™パワーステージと組み合わせると、この総合ソリューションは非常に高速になり、低スイッチング損失を提供します。特徴
- Intel® VR13シリアルVID(SVID)準拠
- 1または2相動作
- ドループおよび非ドループアプリケーションの両方をサポート
- 10mVステップで8ビットDAC
- 4.5V~28Vの電圧変換範囲
- 出力範囲: 0.5V~2.3V
- 軽負荷および重負荷の効率最適化
- オーバーシュート削減法(OSR)とアンダーシュート削減法の8つの独立レベル(USR)
- 効率的な高周波スイッチング用の無人設定
- ディスクリート、パワーブロック、Power Stage™またはDrMOS MOSFETの実装をサポート
- 精密な調節可能位置
- 300kHz~1MHzの周波数選択肢
- 特許取得済みのAutoBalance™位相バランシング
- 負荷過渡ブースト用のプログラマブル・オンパルス拡張
- プログラマブル自動DCMおよびCCM動作
- 選択可能な8レベル電流制限
- 小型、4mm x 4mm、32ピン、VQFN PowerPad™パッケージ
アプリケーション
- DDRメモリ用のVDDQ
- SoCプロセッサVCOREパワー
簡略図
公開: 2017-04-26
| 更新済み: 2022-04-27
