特徴
- VHDLおよびVerilogのような従来のHDLでの設計エントリをサポート
- プラグアンドプレイIP統合設計環境が可能になるIPインテグレータ(IPI) と呼ばれるグラフィカル・ユーザー・インターフェイスベースのツールをサポート
- Vivado ML Editionは、複雑なFPGAとSOCのためのクラス最高の合成とインプリメンテーションを提供し、タイミング・クロージャと方法論用機能を内蔵
- UltraFast メソドロジー・レポート (report_methodology) は、Vivadoのデフォルト・フローで利用でき、デザインの制約、結果の解析、タイミングの終了に役立ちます。
- Vivadoの検証機能によって設計機能の効率的な検証が可能になると同時に、その包括的なデバッギング機能によってエンジニアは複雑なFPGA設計内の問題を効率的に見つけて解決できるようになります。
- ダイナミック機能交換 (DFX) を使用すると設計者は、オンザフライでFPGA設計のセクションを動的に変更できます。
- 残りのロジックが動作し続けている間に、部分的なビットストリームをFPGAにダウンロード
- 動的機能交換によって設計者は、より少ないデバイスまたはそれ以下のデバイスへの移動、電力の削減、システムのアップグレードが可能
ビデオ
インフォグラフィック
公開: 2024-05-06
| 更新済み: 2025-09-10

