NXP Semiconductors PF5030フェイルセーフシステムベースチップPMIC
NXP Semiconductor PF5030フェイルセーフシステムベースチップPMICには、複数のスイッチモード電源(SMPS)および低ドロップアウトレギュレータ(LDO)が搭載されており、S32Z2/E2プロセッサ用に設計されています。最大入力電圧が最大 5.25V である PF5030 PMIC は、NXP フロント システム電源ファミリー (FS86、FS6x) または自動車ドライブ トレイン市場のその他のフロント電源と連携するのに最適です。また、内蔵のOTP(ワンタイムプログラマブル)メモリに主要な起動設定が保存されており、外付けレギュレータの出力電圧やシーケンスの設定に使用されることが一般的な外付け部品の数を大幅に削減します。レギュレータのパラメータは、I2Cを介して起動後に調整できるため、システムのさまざまな状態に柔軟に対応できます。特徴
- 電圧
- 最大動作電圧:5.25VDC
- 最低3.3V までの動作電圧範囲をサポート
- 低スリープ電流 (標準 15µA) の低電力オフ モード
- 電源
- BUCK1/2低電圧整流同期降圧コンバータ
- 0.7V~1.5Vの構成可能な出力電圧と最大3.5ADC の電流能力
- 最大7.0ADC のマルチフェーズ動作が可能
- BUCK3低電圧整流同期降圧コンバータ
- 1.0V~4.1Vの構成可能な出力電圧と最大2.5ADC の電流能力
- MCU I/O およびシステム周辺機器用の LDO1/2低電圧 LDO レギュレータ
- 1.1V~4.1V の構成可能な出力電圧と最大400mADC の電流能力
- BUCK1/2低電圧整流同期降圧コンバータ
- システムサポート:
- パワーオン検出用の 1x 入力ピン、1.8V、3.3V、および 5.0V 互換
- 完全なシステム電圧と温度モニタリング機能を備えたアナログ マルチプレクサ
- XFAILB ピンによる強化されたリーダー/フォロワーのパワーアップ シーケンス管理
- 特定のMCU コンプライアンス向けの電源投入時の10ms の RSTB リリース遅延オプション
- 8ビット CRC 付き32ビットI2Cインターフェイスによるデバイス制御
- コンプライアンス
- スペクトラム拡散や手動周波数調整など、スイッチング レギュレータの EMC 最適化手法
- さまざまな自動車用 EMI テスト規格をサポートする EMI 堅牢性
- IEC61967-4 伝導放出
- IEC62132-4伝導耐性
- 機能安全
- すべてのS32Z2/E2電力レール (0.8V、1.1V、1.8Vおよび3.3V) において、UV/OV での安全目標1(SG1/CSG_01) の ASIL D機能を搭載
- MCU監視機能(Watchdog) の安全目標2(SG2/CSG_02) で、QM から ASIL D まで ASILを構成可能
- 独立した(個別の)電圧監視回路
- 最大6xの電圧ビット監視入力(1.0%ターゲット・精度ビット搭載)
- 論理的およびアナログ的に内蔵された自己テスト(LBIST/ABIST)
- レイテンシ障害 検出機構(PGOOD、RSTB、FS0B) を活用した安全出力
- 構成と有効渦化:
- 最適熱管理化のために露出したパッドのある40ピンのQFN
- デバイスのカスタマイズを目的としたOTPプログラミング
アプリケーション
- EV推進および パワートレインドメインコントローラ
- シャーシ統合システム
- S32Z2/E2コンパニオンチップ
簡略アプリケーション
ブロック図
その他の資料
公開: 2023-04-12
| 更新済み: 2024-11-12
