Texas Instruments SN65LVDS301 27ビット対応パラレル-to-シリアルトランスミッタ
Texas Instruments SN65LVDS301プログラマブル27ビット対応パラレル-to-シリアルトランスミッタは、27の並列データ入力を1、2、または3つのSub低電圧差動シグナリング(SubLVDS)シリアル出力に変換します。パラレルCMOS入力インターフェイスから24ピクセルビットと3つの制御ビットをシフトレジスタにロードします。27データビットに加えて、パリティビットと2つのリザーブビットが30ビット・データ・ワードに追加されています。ピクセル・クロック(PCLK)は各ワードをデバイスにラッチします。パリティビット(奇数パリティ)によってレシーバはシングルビット誤差を検出できます。シリアル・シフト・レジスタは、使用されるシリアル・リンクの数に応じて、30、15、または10倍のピクセル・クロック・データ・レートでアップロードされます。ピクセルクロックのコピーは、別の差動出力で出力されます。FPCケーブルは通常、Texas Instruments SN65LVDS301とディスプレイを相互接続します。並列信号と比較すると、LVDS301は、20dBを超えることによってEMIの相互接続を大幅に低減します。デバイス自体の電磁放射が非常に低く、SAE J1752/3「M」仕様に適合しています。SN65LVDS301は、–40°C~85°Cの周囲待機温度での動作が特徴です。すべてのCMOS入力はフェイルセーフ機能に対応しており、電源投入時の損傷からそれらを保護し、電源投入時にデバイス入力に電流が流れないようにします。VDD は0V~1.65Vの間でありながら、最高2.165Vまでの入力電圧をすべてのCMOS入力に印加できます。
特徴
- FlatLink™3Gシリアルインターフェース技術
- SN65LVDS302 などのFlatLink3G受信機と互換性があり
- 入力は24ビットRGBビデオモードインターフェイスをサポート
- 24ビットRGBデータ、3つの制御ビット、1つのパリティ・ビット、2つの予約ビットを1、2、または3つの差動ラインで伝送
- 電力を節約する3つの動作モード
- アクティブモードQVGA 17mW(標準)
- アクティブモードVGA28.8mW(標準)
- シャットダウンモード0.5µA(標準)
- スタンバイ・モード0.5µA(標準)
- サブLVDS差動電圧レベル
- 最大データスループット1,755Mbps
- PCBレイアウトの柔軟性を向上させるバススワップ
- 1.8V 電源電圧
- ESD 定格> 2kV (HBM)
- 4MHz–65MHzのピクセルクロック範囲
- すべてのCMOS入力でのフェイルセーフ
- 80ピン5mm × 5mm nFBGAパッケージ
- SAE J1752/3「M」仕様に適合する非常に低いEMI
アプリケーション
- ウェアラブル(非医療用)
- タブレット
- 携帯電話
- 携帯用電子機器
- ゲーム機
- 小売オートメーションと決済
- ビル用オートメーション
機能ブロック図
公開: 2020-12-17
| 更新済み: 2024-10-21
