Texas Instruments THS4551完全差動アンプ

Texas Instruments THS4551完全差動アンプには、シングルエンドソースから高精度アナログデジタルコンバータ(ADC)によって必要になる差動出力への簡単なインターフェースが備わっています。 これらは、比類のないDC精度、低ノイズ、堅牢な容量負荷駆動を目的に設計されています。 これによって、アンプとADCの組み合わせを通して最高の信号対ノイズ比(SNR)およびスプリアスフリーダイナミックレンジ(SFDR)と共に高精度が必要なデータ収集システムに最適です。 THS4551は、DC結合されたグラウンドセンタソース信号を単一電源差動入力ADCにインターフェース接続する際に必要な負のレール入力が特徴です。 非常に低いDC誤差とドリフト条件は、新たに発生した16~20ビット逐次比較レジスタ(SAR)入力要件に対応しています。 広範な出力コモンモード制御は、0.7V~3.0V以上のADCコモンモード入力要件がある1.8V~5V電源で稼働するADCに対応しています。

特徴

  • 150MHz (G = 1V/V) bandwidth
  • 220V/µs differential output slew rate
  • 135MHz gain-bandwidth product 
  • Negative Rail Input (NRI), Rail-to-Rail Output (RRO)
  • Wide output common-mode control range
  • 2.7V to 5.4V single-supply operating range
  • 1.35mA (25°C) trimmed supply current 
  • ±175µV (max.) 25°C input offset 
  • 2.0µV/°C (max) input offset voltage drift 
  • 3.3nV/√Hz differential input voltage noise 
  • HD2: –128dBc at 2 VPP, 100kHz
  • HD3: –139dBc at 2 VPP, 100kHz
  • < 50ns settling time (4V step to 0.01%)
  • 18-bit settling time (4V step, < 500ns)

アプリケーション

  • 24-bit, Delta-Sigma (ΔΣ) ADC drivers
  • 16 to 20-bit, differential, high-speed SAR drivers
  • Differential active filters
  • Differential transimpedance amplifiers
  • Pin-compatible upgrade to the THS4521 (VSSOP-8 only)

ビデオ

Functional Block Diagram

ブロック図 - Texas Instruments THS4551完全差動アンプ
公開: 2016-10-19 | 更新済み: 2022-09-22